葡京娱乐场-富盈娱乐场开户_百家乐试玩_sz全讯网网址xb112 (中国)·官方网站

|
華中科技大學
華中科技大學 教育部
  • 74 高校采購信息
  • 3295 科技成果項目
  • 0 創新創業項目
  • 0 高校項目需求

一種基于 NiosII 處理器的編碼器接口測試裝置

2021-04-11 00:00:00
云上高博會 http://www.74jv82s.xyz
關鍵詞: 編碼器接口
點擊收藏
所屬領域:
先進制造與自動化
項目成果/簡介:

本發明公開了一種基于 Nios-II 處理器的編碼器接口測試裝置, 包括 FPGA 芯片和與其相連的增量式 TTL 接口模塊、增量式正余弦接 口模塊、絕對式接口模塊、顯示屏和 PS/2 接口設備,其中,增量式 TTL 接口模塊用于與增量式 TTL 接口類型的編碼器連接,增量式正余 弦接口模塊用于與增量式正余弦接口類型的編碼器連接,絕對式接口 模塊用于與絕對式編碼器連接,以將其輸出的串行數字信號進行差分 信號和單端信號之間相互轉換, FPGA 芯片包括有內嵌在片內的 NiosII 處理器,其對輸入的信號進行處理,實現對編碼器接口的測試。本發 明的裝置可以解決現有編碼器測試平臺中編碼器接口不能相互兼容問 題和攜帶不方便問題,具有成本低、功能強、體積小、結構緊湊、集 成度高的特點。 

項目階段:

試用

會員登錄可查看 合作方式、專利情況及聯系方式

掃碼關注,查看更多科技成果

取消
凌源市| 全讯网5532888| 百家乐官网庄闲点| 百家乐游戏方法| 喜達博彩网| 百家乐有方法赚反水| 陕西省| 武汉百家乐庄闲和| 皇冠比分| 九州百家乐娱乐城| 百家乐官网庄家出千内幕| 太阳城百家乐公司| 百家乐官网遥控洗牌器| 全讯网赢足一世| 威斯汀百家乐官网的玩法技巧和规则| 大发888娱乐城送钱| 百家乐官网娱乐平台网77scs| 大发888娱乐场玩什么| 鼎尚百家乐官网的玩法技巧和规则| 大发888手机版下载安| 现场百家乐平台源码| 大世界百家乐官网娱乐场| 香港六合彩曾道人| 百家乐陷阱| 百家乐不倒翁缺点| 真人百家乐官网开户须知| 大发888游戏平台hgdafa888gw| 百家乐赌博机玩法| 百家乐官网注册送10彩金| 太阳城代理| 百家乐单注打| 解析百家乐投注法| 正品百家乐官网地址| 百家乐官网游戏解密| 冠赌球网| 百家乐蔬菜配送公司| 百家乐分析博彩正网| 亚洲百家乐官网的玩法技巧和规则| 明升网站| 大发888网页版免费| 大发888娱乐场下载最高|